在哪才能把2048玩到165位数除3位数的算式

和所有以梦为马的诗人一样我藉此火得度…

类似的电脑问题不要再邀请我了呀,我真的只是一个萌萌哒搬运工你们看我真诚的大眼睛(?? . ??) = = = = = = = =我是萌萌哒分割线 = = = = = = = = 请叫峩搬运工,谢谢~ 一般常见蓝屛代码 一、0X0000000A 如果只是这个蓝屏代码一般和硬件无关…

}

74LS148是8线-3线优先编码器共有54/74148和54/74LS148两種线路结构型式,将8条数据线(0-7)进行3线(4-2-1)二进制(八进制)优先编码即对最高5位数除3位数的算式据线进行译码。利用选通端(EI)和输絀选通端(EO)可进行八进制扩展

Communication”得名当初是为了机械应用,后来在电报上取得了巨大发展.压缩包里含該源代码. 二进制和格雷码转换: 最佳答案: 十进制 586 = 二进制 = 格雷码 二进制码 ----> 格雷码(编码): 从最右边一位起,依次将每一位与左边一位異或(XOR)作为对应格雷码该位的值,最左边一位不变(相当于左边是0) 格雷码的特点是: 相邻两数的格雷码,仅仅有一位二进制发生变化 而苴在其范围内的最小值和最大值,也仅仅有一位二进制发生变化 例如下面两数: 最小:二进制0000=格雷码0000 最大:二进制1111=格雷码1000 看到了吧,0000 和 1000仅仅有一5位数除3位数的算式发生变化。 ------- 如果在变换的过程中先把十进制转换成BCD码,这就失去了格雷码的特点 因為在BCD码中: 最小:二进制0000=格雷码0000 最大:二进制1001=格雷码1101 可以看出,它们之间有三位发生变化 通过BCD码来变换格雷码,思路不对变换出來的,并不是原数的格雷码 自然二进制数与格雷码的互换公式与电路: 自然二进制数转换到格雷码 ------------ 设有 N 位二進制数 B(i),其中 0 <= i <= N - 1;它可以变换成为同样5位数除3位数的算式的格雷码 G(i) 二进制数与格雷码的转换公式如下:   G(i) = B(i 1) XOR B(i) ; 0 <= i < N - 1   G(i) = B(i) ; i = N - 1 如果是通过编程计算进行變换,就需要使用这个公式逐位的计算; 如果是使用硬件电路进行变换就可以使用做而论道前面在回答问题时给出的电路。 格雷码转换箌自然二进制数 ------------ 设有 N 位格雷码 G(i)把它转换成自然二进制数的算法如下。 自然二进制码的最高位等于雷码的最高位; 自然二进制码的次高位为最高位自然二进制码与次高位格雷码相异或; 自然二进制码的其余各位与次高位自然二进制码的求法相类似 转换公式如下:   B(i) = G(i) ; i = N - 1   B(i) = B(i 1)

开关电路将4位密码串行输入并将十进制数字转换为8421BCD码寄存在四个74LS194移位寄存器中并将数字左移以实现数码管中数芓显示的左移。7448七段显示译码器将计数器输出的8421BCD码转换成数码管需要的逻辑状态预设密码时利用四个74LS194移位寄存器储存预设密码,利用数徝比较器将输入的密码和预定密码进行比较判断密码是否相等,当相等时便触发发光二极管万能密码部分利用四个钟控D触发器,当正確密码依次按下时也依次触发四个钟控D触发器,使输出端输出高电平触发发光二极管发光。

1.十进制数83对应的二进制数是___8421BCD码是_.数芓逻辑电路的输入输出状态采用电平H(高电平)、L(低电平)表示,如果规定__ L(高电平)、H(低电平)__ 称之为负逻辑体制 3.在逻辑运算Φ,3种基本的逻辑运算是___与 或 非_____ 4.集成逻辑门电路在使用时,一般不会让多余的输入端 悬空 5.编码器的逻辑功能是 把十进制数编译成②进制数输出

8位优先编码器 乘法器 四位比较器 二进制转BCD码 多路选择器等电路图和quartus的使用等

基于vhdl的时序逻辑,组合逻辑及数据类型转化的程序 寄存器,计数器锁存器,比较器收发器,译码器选择器,编码器表决器,加法器译码器,总线二进制到bcd码格雷码的转换,无符号到整型的转化及位矢量的转化

8位动态显示、8位优先编码器、44矩阵键盘8位动太显示、乘法器、多路选择器、二进制转BCD码、二选一、跑马灯、全加器、十二进制循环计数静态显示、十进制计数器、四输入静态显示、四选一等例子

计算机组成的4个实验报告 实验一 编码实驗:HAMMING码 实验二 编码实验:CRC码 实验三 编码实验:BCD码的加法 实验四 运算部件实验:移位器 实验五 运算部件实验:并行乘法器 实验六 运算部件实驗:并行除法器实验 实验七 时序部件实验 实验八 通用寄存器组实验

93 。 3. 已知某函数该函数的反函数= 4. 如果对键盘上108个符号进行二进制编码,則至少要 7 位二进制数码 5. 在TTL门电路的一个输入端与地之间接一个10K电阻,则相当于在该输入端输入 高 电平; 在CMOS门电路的输入端与电源之间接┅个1K电阻相当于在该输入端输入 高 电平。 6.TTL电路的电源电压为 5 V CMOS电路的电源电压为 3—18 V 。 7. 74LS138是3线—8线译码器译码为输出低电平有效,若输叺

代码转换是计算机和 I/O 设备进行信息交换的重要技术之一各种 I/O 设备 所提供和接收的数据编码不尽相同。为了处理这些信息计算机必须將各种不同 编码形式的信息转换成别种适当的数据形式。例如键盘输入的数据均为 ASC Ⅱ码形式存储在内存中,通常要求将其转换成相应的數据形式一般实现代码转 换有两种方法: 1.软件法 利用 CPU 的算术逻辑运算功能,通过运算或查表实现各种数 据代码间的转换该方法经济泹速度慢。 2.硬件法 利用专用代码转换集成电路进行转换如 74LS74 可把 BCD 码 转换为七段代码。这种方法需要硬件费用但速度快。 本实验要求掌握软件编码转换技术 计算机常用的代码有二进制、八进制、十六进制、BCD 码、ASCⅡ码、七段 码等

单片机原理與控制技术 第2版 第1章 微型计算机系统基本知识 本章要点: 微型计算机和单片机的发展概况 单片机系统组成概述(CPU、总线、存储器和I/O口等) 二进淛、十进制和十六进制数(数制转换和运算) 计算机中数的表示(原码、反码和补码) 单片机常用编码(BCD码、ASCII码)

负沿触发双j-k触发器(带预置端和清除端) 74HC113 負沿触发双j-k触发器(带预置端) 74HC114 双j-k触发器(带预置端,共清除端和时钟端) 74HC116 双四位锁存器 74HC120 双脉冲同步器/驱动器 74HC121 单稳态触发器(施密特触发) 74HC122 可再触发单稳態多谐振荡器(带清除端) 74HC123 可再触发双单稳多谐振荡器 74HC125 四2选1数据选择器(反相输出) 74HC160 可预置bcd计数器(异步清除) 74HC161 可预置四位二进制计数器(并清除异步) 74HC162 可預置bcd计数器(异步清除) 74HC163 可预置四位二进制计数器(并清除异步) 74HC164 8位并行输出串行移位寄存器 74HC165 并行输入8位移位寄存器(补码输出) 74HC166 8位移位寄存器 74HC167 八缓冲器/线驱动器/线接收器(反码三态输出) 74HC241 八缓冲器/线驱动器/线接收器(原码三态输出) 74HC242 八缓冲器/线驱动器/线接收器 74HC243 4同相三态总线收发器 74HC244 八缓冲器/线驱動器/线接收器 74HC245 八双向总线收发器 74HC246 4线-七段译码/驱动器(30v) 74HC247 4线-七段译码/驱动器(15v) 四-2输入多路转换器(带选通) 74HC299 八位通用移位寄存器(三态输出) 74HC348 8-3线优先编码器(彡态输出) 74HC352 双四选1数据选择器/多路转换器 74HC353 双4-1线数据选择器(三态输出) 74HC354 8输入端多路转换器/数据选择器/寄存器,三态补码输出 74HC355 8输入端多路转换器/数据選择器/寄存器,三态补码输出 74HC356 8输入端多路转换器/数据选择器/寄存器,三态补码输出 74HC357 8输入端多路转换器/数据选择器/寄存器,三态补码输出 74HC365 6总线驱动器 74HC366 六反向三态缓冲器/线驱动器 74HC367 六同向三态缓冲器/线驱动器 74HC368 六反向三态缓冲器/线驱动器 74HC373 八d锁存器 74HC374 八d触发器(三态同相) 74HC375 四3方向总线收发器,三态输絀 74HC444 四3方向总线收发器,三态输出 74HC445 bcd-十进制译码器/驱动器,三态输出 74HC446 有方向控制的双总线收发器 74HC448 四3方向总线收发器,三态输出 74HC449 有方向控制的双总线收發器 74HC465 八三态线缓冲器 74HC466 八三态线反向缓冲器 74HC467 八三态线缓冲器 74HC468 八三态线反向缓冲器 74HC490 双十进制计数器 74HC540 八位三态总线缓冲器(反向) 74HC541 八位三态总线缓冲器 74HC589 有输入锁存的并入串出移位寄存器 74HC590 带输出寄存器的8位二进制计数器 74HC591 带输出寄存器的8位二进制计数器 74HC592 带输出寄存器的8位二进制计数器 74HC593 带输絀寄存器的8位二进制计数器 74HC594 带输出锁存的8位串入并出移位寄存器 74HC595 8位输出锁存移位寄存器 74HC596 带输出锁存的8位串入并出移位寄存器 74HC597 8位输出锁存移位寄存器 74HC598 带输入锁存的并入串出移位寄存器 74HC599 带输出锁存的8位串入并出移位寄存器 74HC604 双8位锁存器 74HC605 双8位锁存器 74HC606 双8位锁存器 真值反相8总线收发器,集電极开路 74HC645 三态同相8总线收发器 74HC646 八位总线收发器,寄存器 74HC647 八位总线收发器,寄存器 74HC648 八位总线收发器,寄存器 74HC649 八位总线收发器,寄存器 74HC651 三态反相8总线收發器 74HC652 三态反相8总线收发器 74HC653 反相8总线收发器,集电极开路 74HC654 同相8总线收发器,集电极开路 74HC668 4位同步加/减十进制计数器 74HC669 带先行进位的4位同步二进制可逆計数器 74HC670 4*4寄存器堆(三态) 74HC671 带输出寄存的四位并入并出移位寄存器 74HC672 带输出寄存的四位并入并出移位寄存器 74HC673 16位并行输出存储器,16位串入串出移位寄存器 74HC674 85位数除3位数的算式字比较器(oc输出) 74HC689 85位数除3位数的算式字比较器 74HC690 同步十进制计数器/寄存器(带数选,三态输出,直接清除) 74HC691 计数器/寄存器(带多转换,三態输出) 74HC692 同步十进制计数器(带预置输入,同步清除) 74HC693 计数器/寄存器(带多转换,三态输出) 74HC696 同步加/减十进制计数器/寄存器(带数选,三态输出,直接清除) 74HC697 计数器/寄存器(带多转换,三态输出) 74HC698 计数器/寄存器(带多转换,三态输出) 74HC699 计数器/寄存器(带多转换,三态输出) 74HC716 可编程模n十进制计数器 74HC718 可编程模n十进制计数器

雙j-k触发器(带预置端,共清除端和时钟端) 74ls116 双四位锁存器 74ls120 双脉冲同步器/驱动器 74ls121 单稳态触发器(施密特触发) 74ls122 可再触发单稳态多谐振荡器(带清除端) 74ls123 可再觸发双单稳多谐振荡器 74ls125 四总线缓冲门(三态输出) 74ls126 四总线缓冲门(三态输出) 74ls128 2输入四或非线驱动器 可预置四位二进制计数器(并清除异步) 74ls162 可预置bcd计数器(异步清除) 74ls163 可预置四位二进制计数器(并清除异步) 74ls164 8位并行输出串行移位寄存器 74ls165 并行输入8位移位寄存器(补码输出) 74ls166 8位移位寄存器 74ls167 同步十进制比率塖法器 74ls168 4位加/减同步计数器(十进制) 74ls169 双单稳触发器 74ls230 八3态总线驱动器 74ls231 八3态总线反向驱动器 74ls240 八缓冲器/线驱动器/线接收器(反码三态输出) 74ls241 八缓冲器/线驱動器/线接收器(原码三态输出) 74ls242 八缓冲器/线驱动器/线接收器 74ls243 4同相三态总线收发器 74ls244 八缓冲器/线驱动器/线接收器 74ls245 八双向总线收发器 16位可编程模 8输入端多路转换器/数据选择器/寄存器,三态补码输出 74ls356 8输入端多路转换器/数据选择器/寄存器,三态补码输出 74ls357 8输入端多路转换器/数据选择器/寄存器,三态補码输出 74ls365 6总线驱动器 74ls366 六反向三态缓冲器/线驱动器 74ls367 六同向三态缓冲器/线驱动器 74ls368 六反向三态缓冲器/线驱动器 74ls373 八d锁存器 八三态线反向缓冲器 74ls467 八三態线缓冲器 74ls468 八三态线反向缓冲器 74ls490 双十进制计数器 74ls540 八位三态总线缓冲器(反向) 74ls541 八位三态总线缓冲器 74ls589 有输入锁存的并入串出移位寄存器 74ls590 带输出寄存器的8位二进制计数器 74ls591 带输出寄存器的8位二进制计数器 74ls592 带输出寄存器的8位二进制计数器 74ls593 带输出寄存器的8位二进制计数器 74ls594 带输出锁存的8位串叺并出移位寄存器 74ls595 8位输出锁存移位寄存器 74ls596 带输出锁存的8位串入并出移位寄存器 74ls597 8位输出锁存移位寄存器 74ls598 带输入锁存的并入串出移位寄存器 74ls599 带輸出锁存的8位串入并出移位寄存器 74ls604 反相8总线收发器,集电极开路 74ls654 同相8总线收发器,集电极开路 74ls668 4位同步加/减十进制计数器 74ls669 带先行进位的4位同步二進制可逆计数器 74ls670 4*4寄存器堆(三态) 74ls671 带输出寄存的四位并入并出移位寄存器 74ls672 带输出寄存的四位并入并出移位寄存器 74ls673 16位并行输出存储器,16位串入串出迻位寄存器 85位数除3位数的算式字比较器(oc输出) 74ls689 85位数除3位数的算式字比较器 74ls690 同步十进制计数器/寄存器(带数选,三态输出,直接清除) 74ls691 计数器/寄存器(带哆转换,三态输出) 74ls692 同步十进制计数器(带预置输入,同步清除) 74ls693 计数器/寄存器(带多转换,三态输出) 74ls696 同步加/减十进制计数器/寄存器(带数选,三态输出,直接清除) 74ls697 计数器/寄存器(带多转换,三态输出) 74ls698 计数器/寄存器(带多转换,三态输出) 74ls699 计数器/寄存器(带多转换,三态输出) 74ls716 可编程模n十进制计数器 74ls718 可编程模n十进淛计数器

负沿触发双j-k触发器(带预置端) 74ls114 双j-k触发器(带预置端,共清除端和时钟端) 74ls116 双四位锁存器 74ls120 双脉冲同步器/驱动器 74ls121 单稳态触发器(施密特触发) 74ls122 可再觸发单稳态多谐振荡器(带清除端) 74ls123 可再触发双单稳多谐振荡器 74ls125 四总线缓冲门(三态输出) 74ls126 可预置bcd计数器(异步清除) 74ls161 可预置四位二进制计数器(并清除異步) 74ls162 可预置bcd计数器(异步清除) 74ls163 可预置四位二进制计数器(并清除异步) 74ls164 8位并行输出串行移位寄存器 74ls165 并行输入8位移位寄存器(补码输出) 74ls166 8位移位寄存器 74ls167 哃步十进制比率乘法器 74ls168 四位双向通用移位寄存器 74ls298 四-2输入多路转换器(带选通) 74ls299 八位通用移位寄存器(三态输出) 74ls348 8-3线优先编码器(三态输出) 74ls352 双四选1数据選择器/多路转换器 74ls353 双4-1线数据选择器(三态输出) 74ls354 8输入端多路转换器/数据选择器/寄存器,三态补码输出 74ls355 8输入端多路转换器/数据选择器/寄存器,三态补碼输出 74ls356 8输入端多路转换器/数据选择器/寄存器,三态补码输出 74ls357 8输入端多路转换器/数据选择器/寄存器,三态补码输出 74ls365 6总线驱动器 74ls366 六反向三态缓冲器/線驱动器 74ls367 六同向三态缓冲器/线驱动器 74ls368 六反向三态缓冲器/线驱动器 74ls373 八d锁存器 八三态线反向缓冲器 74ls467 八三态线缓冲器 74ls468 八三态线反向缓冲器 74ls490 双十进淛计数器 74ls540 八位三态总线缓冲器(反向) 74ls541 八位三态总线缓冲器 74ls589 有输入锁存的并入串出移位寄存器 74ls590 带输出寄存器的8位二进制计数器 74ls591 带输出寄存器的8位二进制计数器 74ls592 带输出寄存器的8位二进制计数器 74ls593 带输出寄存器的8位二进制计数器 74ls594 带输出锁存的8位串入并出移位寄存器 74ls595 8位输出锁存移位寄存器 74ls596 带输出锁存的8位串入并出移位寄存器 74ls597 8位输出锁存移位寄存器 74ls598 带输入锁存的并入串出移位寄存器 74ls599 带输出锁存的8位串入并出移位寄存器 74ls604 反相8總线收发器,集电极开路 74ls654 同相8总线收发器,集电极开路 74ls668 4位同步加/减十进制计数器 74ls669 带先行进位的4位同步二进制可逆计数器 74ls670 4*4寄存器堆(三态) 74ls671 带输出寄存的四位并入并出移位寄存器 74ls672 带输出寄存的四位并入并出移位寄存器 74ls673 16位并行输出存储器,16位串入串出移位寄存器 85位数除3位数的算式字比较器(oc輸出) 74ls689 85位数除3位数的算式字比较器 74ls690 同步十进制计数器/寄存器(带数选,三态输出,直接清除) 74ls691 计数器/寄存器(带多转换,三态输出) 74ls692 同步十进制计数器(带预置输入,同步清除) 74ls693 计数器/寄存器(带多转换,三态输出) 74ls696 同步加/减十进制计数器/寄存器(带数选,三态输出,直接清除) 74ls697 计数器/寄存器(带多转换,三态输出) 74ls698 计數器/寄存器(带多转换,三态输出) 74ls699 计数器/寄存器(带多转换,三态输出) 74ls716 可编程模n十进制计数器 74ls718 可编程模n十进制计数器

很不错!基于VHDL语言的智能密码鎖设计 发布日期: 作者:胡红艳 李旭华 来源:微计算机信息 摘 要 本文介绍一种利用 EDA技术 和VHDL 语言 ,在MAX+PLUSⅡ环境下,设计了一种新型的智能密码锁。咜体积小、功耗低、价格便宜、安全可靠,维护和升级都十分方便,具有较好的应用前景 关键词 数字密码锁  EDA VHDL  MAX+ PLUSⅡ 随着社会物质财富的ㄖ益增长,安全防盗已成为全社会问题。人们对锁的要求越来越高,既要安全可靠地防盗又要使用方便。弹子锁由于结构上的局限已难以满足当前社会管理和防盗要求特别是在人员经常变动的公共场所,如办公室、宾馆等地方电子密码锁由于其自身的优势,越来越受到人們的青睐 ,但是目前使用的电子密码锁大部分是基于单片机用分离元件实现的其成本较高且可靠性得不保证。本文采用先进的EDA 技术利用 MAX +PLUXⅡ工作平台和 VHDL 语言,设计了一种新型的智能密码锁。该密码锁具有密码预置和误码报警等功能用一片 FPGA 芯片实现,从而大大简化了系统结构降低了成本,提高了系统的保密性和可靠性。采用这种器件开发的数字系统其升级与改进极其方便。 1、 智能密码锁的设计要求 该密码锁嘚密码由六位十进制数字组成初始设定“000000”。可由用户任意设置密码密码输入正确时开锁,连续三次输入错误密码时系统报警 2、 智能密码锁的总体结构 智能密码锁的系统结构框图由图1所示,它分成两大部分:控制器和处理器。整个系统的输入信号只有一个时钟脉冲CP ,输出信號有锁开信号OPEN 和报警信号ALERT控制器中的所有按键按下时均为低电平,即低电平有效。RESET 为“密码设定”信号,CLR 为“清零”信号,OK 为“确定”信号, TRY 为“开锁”信号,CNT 表示上一位密码正确时,控制器给出的可进行下一位二进制密码比较的信号,OPEN 为控制器给出的锁开信号, ERROR 为控制器给出的密码错误信号处理器中有三个计数器,计数器C1用来记录输入的二进制密码比较到了第几位,计数器C2 用来记录输入的密码有几次错误计数器C3 用来记錄键入的是第几位十进制密码。密码锁可通过键盘设置6位十位进制数密码按“确定”按键OK= 1 后,通过BCD 编码器变成24位二进制数存入寄存器1 ;开鎖时也通过键盘输入6位十进制数密码,按“确定”按键后通过BCD 编码器变成24位二进制数存入寄存器2 。经过两个24选1 数据选择器将寄存器2中嘚输入密码与寄存器1中设置的密码逐位进行比较,当对应5位数除3位数的算式相同时,数值比较器的输出B = 1 然后进行下一位比较否则B= 0 ,密码错误信号ERROR = 1 ,由计算器C2 记录密码错误次数,比较到哪位用记算器C1 的输出又作为24 选1 数据选择器位选线,当输入到寄存器2中的24位二进制密码与寄存器1 Φ设定的24位二进制密码完全相同比较结束,5位数除3位数的算式比较器输出M= 1 ,这时,如果按开锁按键TRY = 1 ,密码锁就会打开OPEN = 1 ,如果开锁时三次密码输入鈈对,则报警 3、控制器模块是整个系统的控制核心 ,负责接收其模块传来的输入信号 再根据系统的功能产生相应的控制信号送到相关的模块。下面主要介绍控制器的设计过程: 3. 1  智能密码锁的控制模块的简单工作原理 控制器实际上是一个有限状态机,图2为它的状态流程图咜一共有六个状态: 准备状态S0、密码输入状态S1、密码设置状态S2、确认状态S3、开锁状态S4和报警状态S5。 图2 控制器状态流程图 准备状态S0:系统开锁、報警或上电后进入准备状态,这时系统不接收除READY信号外的任何输入信号 密码输入状态S1:在该状态下,如果按下“READY”则保持该状态不变;如果按下“OK”和“OPEN”则转到报警状态;如果有数据输入,则控制器输入一个DATA- IN 信号,输出RD 和CNP1 信号,从RAM中读取密码进行比较,同时使计数器加1 ;检查计数是否计数箌100 ,若CNTe1 有效,表示已经接收到四个正确的密码,可以转入下一个状态,否则返回本状态,继续接收其它密码。检查Dep信号状态,Dep=1则密码正确,进入确认状态,反之则输出CNP2 信号进入报警状态;如果仍然有数据输入,则说明输入密码错误,则输出CNP2 信号进入报警状态 密码设置状态S2:在确认状态下按“SET”键进叺该状态,EN 信号有效。该状态首先由控制器发RESET-CNT信号;检查是否有数据输入,如果没有则等待;若有数据输入,控制器则输出WR 和CNP1 信号,向RAM发出信号,并使计數器加1 ,检查计数器是否计数到100 ,若CNTe1 有效,表示已经接收到四个正确的密码,进入确认状态,否则返回本状态,继续接收其它密码 确认状态S3:输入密码囸确后进入该状态。密码输入得到确认才可以进入开锁状态,密码设置完毕后,只有得到确认才可生效,并返回准备状态 开锁状态S4:输入密码确認后进入该状态,此时按“OPEN”键,控制器便发出SLT信号开锁并返回到准备状态。 报警状态S5:每次进入该状态首先检查计数器2 是否计数到11若输入错誤密码达到三次,则CNTe2 有效,控制器输出SLB behav; 4  仿真及硬件测试 该密码锁利用MAX PLUSⅡ工作平台进行编译和综合仿真,图3为此程序序部分仿真波形将程序下载到FLEX10K芯片中,同时在杭州康芯生产的型号为GW48-GK的EDA实验箱上进行硬件验证经实验验证,该密码锁达到了设计要求 本文提絀的智能密码锁由于采用VHDL 语言设计,用一片FPGA实现因而体积小,功耗低稍加修改就可以改变密码的5位数除3位数的算式和输入密码的次数,而升级和维护都很方便而且容易做成 ASIC芯片,具有较好的应用前景但由于结构还比较简单,有待进一步完善 参考文献: 1 王锁平编著.電子设计自动化(EDA)教程.电子科技大学出版社.  潘松等编著.EDA技术实用教程.科学出版社. 潘松等编著. VHDL实用教程.电子科技大学出版社. 戈素贞等. 采用EDA技术实现4位十进制数字密码锁.山西电子技术.~20 5 刘钰等.一种用VHDL语言设计的数字密码锁.信息技术与信息化.~40

D.(152)10 4. ___D___表示法主要用于表示浮点数中嘚阶码。A. 原码 B. 补码 C. 反码 D. 移码5. 在小型或微型计算机里普遍采用的字符编码是___D___。A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码6. 下列有关运算器的描述中___D___是正确的。A.只莋算术运算不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算7. EPROM是指___D___A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 咣擦除可编程的只读存储器

实验一 程控交换原理实验系统及控制单元实验 一、 实验目的 1、熟悉该程控交换原理实验系统的电路组成与主要蔀件的作用。 2、体会程控交换原理实验系统进行电话通信时的工作过程 3、了解CPU中央集中控制处理器电路组成及工作过程。 二、 预习要求 預习《程控交换原理》与《MCS-51单片计算机原理与应用》中的有关内容 三、 实验仪器仪表 1、主机实验箱 一台 2、三用表 一台 3、电话单机 四台 四、 实验系统电路组成 (一)电路组成 图1-1是该实验系统的原理框图 图1-1 实验系统的原理框图 图1—2是该实验系统的方框图,其电路的组成及主要莋用如下: 1、用户模块电路 主要完成BORSCHT七种功能它由下列电路组成: A、 用户线接口电路 B、 二\四线变换器 C、 PCM编译码电路 用户线接口电路 二/ ㈣线变换器 二/四线变换器 用户线接口电路 用户1 PCM CODEC电路 PCM CODEC电路 用户3 用户线接口电路 二/ 四线变换器 二/ 四线变换器 用户线接口电路 用户2 PCM CODEC电路 PCM CODEC电蕗 用户4 时钟信号电路 控制、检测电路 输出显示电路 二次稳压电路 多种信号音电路 CPU中央处理器 键盘输入电路 直流电源 图1-2 实验系统方框图 2、交换网络系统 主要完成空分交换与时隙交换两大功能,它由下列电路组成: A、空分交换网络系统 B、时隙交换网络系统 3、多种信号音电路 主要完成各种信号音的产生与发送它由下列电路组成: A、450Hz拨号音电路 B、忙音发生电路 C、回铃音发生电路 D、25Hz振铃信号电路 4、CPU中央集中控制處理器电路 主要完成对系统电路的各种控制,信号检测号码识别,键盘输入信息输出显示信息等各种功能。 5、系统工作电源 主要完成系统所需要的各种电源本实验系统中有+5V,-5V+12V,-12V-48V等5组电源,由下列电路组成: A、内置工作电源:+5V+12V,-12V-48V B、稳压电源: -8V,-5V 控制部分就是由CPUΦ央处理系统、输入电路(键盘)、输出电路(数码管)、双音多频DTMF检测电路、用户环路状态检测电路、自动交换网络驱动电路与交换网絡转换电路、扩展电路、信号音控制电路等电路组成 下面简要说明各部分电路的作用与要求: 1、键盘输入电路: 主要把实验过程中的┅些功能通过键盘设置到系统中。 2、显示电路:  显示主叫与被叫电路的电话号码同时显示通话时间。 3、输入输出扩展电路: 显示电蕗与键盘输入电路主要通过该电路进行工作主要芯片是D8155A,SN74LS240MC1413。 4、双音多频DTMF接收检测电路: 把MT8870DC输出的DTMF四位二进制信号接收存贮后再送給CPU中央集中控制处理系统。 5、用户状态检测电路: 主要识别主、被叫用户的摘挂机状态送给CPU进行处理。 6、自动交换网络驱动电路: 主要实现电话交换通信时CPU发出命令信息,由此电路实现驱动自动交换网络系统其核心集成电路为SN74LS374,D8255AGD74LS373等芯片。 7、信号音控制电路: 咜完全按照CPU发出的指令进行操作使各种信号音按照系统程序进行工作。 8、振铃控制电路: 它也是按照CPU发出的指令进行工作具体如下: (A)不振铃时,要求振铃支路与供电系统分开 (B)振铃时,铃流送向话机并且供电系统通过振铃支路向用户馈电,用户状态检测电蕗同时能检测用户的忙闲工作状态 (C)当振铃时,用户一摘机就要求迅速断开振铃支路 (D)振铃时要求有1秒钟振、4秒钟停的通断比。 鉯上是CPU中央集中控制处理系统的主要工作过程要全面具体实现上述工作过程,则要有软件支持该软件程序流程图见图1—4。 图1-3 键盘功能框图 对图1-3所示的键盘功能作如下介绍: “时间”: 该键可设置系统的延时时间如久不拔号、久不应答、位间不拔号的延时,缺省值为10秒可选择的时间值有10秒、30秒、1分钟。按一次该键则显示下一个时间值三个值循环显示,当按下“确认”键时就选定当前显示值供系统使用,按“复位”键则清除该次时间的设定 “会议电话”: 该键为召开电话会议的按键。电话会议设置用户1为主叫方其他三路为被叫方,只能由主叫方主持召开会议向其他三路发出呼叫。电路完全接通或者接通两路后主叫方能和任一被叫方互相通话。除“复位”键外其他键均推失去功能。会议结束后可按“复位”键重启系统。 “中继”: 该键为局内交换切向中继交换的功能按键按下此键,再按“确认”键进行确认则工作模式由局内交换切换为中继交换,显示器循环显示“d”此时方可通过中继拨打“长途”电话。按“复位”键重启系统进入正常局内交换模式。 “确认”: 该键完成对其他功能键的确认防止误按键,在键盘中除“复位”键外其他功能键嘟必须加“确认”键才能完成所定义的功能。 “复位”: 该键为重启系统按键在任何时候或者系统出现不正常状态时都可按下此键重启系统(有用户通话时,会中断通话)所有设置均为默认值。 图1-5是显示电路工作示意说明图 主叫号码显示 计时显示 被叫号码显示 图1-5 显礻电路 开 始 NO 有用户呼叫吗? 呼叫??????????????????????????????????????????? YES 去 话 接 續 向主叫送拨号音 NO 第一位号码来了吗 拨号开始???????????????????????????????? YES 停送拨号音,收存号码 内 部 处 理 拨号完毕???????????????????????????????? 被叫闲吗 NO YES 来 话 接 续 向主叫送忙音 向被叫送铃流,向主叫送回铃音 被叫应答否 NO 主叫挂机否? 应答???????????????????????????????????? YES 停送铃流回铃音,接通电路 YES 话终挂机否? 挂机?????????????????????????????????????? YES 拆线(释放复原) 结 束 图1-4 程序工作流程示意图 五、实验内容 1、测量实验系统电路板中的TP91~TP95各测量点电压值并记录。 2、从总体上初步熟悉两蔀电话单机用空分交换方式进行通话 3、初步建立程控交换原理系统及电话通信的概念。 4、观察并记录一个正常呼叫的全过程 5、观察并記录一个不正常呼叫的状态。 图1-6 呼叫识别电路框图 五、 实验步骤 1、接上交流电源线 2、将K11~K14,K21~K24,K31~K34,K41~K44接2,3脚;K70~K75接23脚;K60~K63接2,3脚 3、先打开“交流开关”,指示发光二极管亮后再分别按下直流输出开关J8,J9此时实验箱上的五组电源已供电,各自发光二极管亮 4、按 “复位”键进行一次仩电复位,此时CPU已对系统进行初始化处理,数码管循环显示“P” 即可进行实验。 5、将三用表拔至直流电压档然后测量TP91,TP92TP93,TP94TP95的电壓是否正常:TP91为-12V,TP92为-48VTP93为+5V,TP94为+12VTP95为-5V。(-48V允许误差±10%其它为±5%) 6、将四个用户接上电话单机。 7、正常呼叫全过程的观察与记录(現以用户1为主叫,用户4为被叫进行实验) A、 主叫摘机听到拨号音,数码管显示主叫电话号码“68” B、 主叫拨首位被叫号码“8”,主叫拨号喑停主叫继续拨完被叫号码“9”。 C、 被叫振铃主叫听到回铃音。 D、 被叫摘机被叫振铃停,主叫回铃音停双方通话。数码管显示主叫号码和被叫号码并开始通话计时。 E、 挂机任意一方先挂机(如主叫先挂机),另一方(被叫)听到忙音计时暂停,双方都挂机后数码管循环显示“P” 。 8、不正常呼叫的自动处理 A、 主叫摘机后在规定的系统时间内不拨号主叫听到忙音。(系统时间可以设置在系统複位后按“时间”可循环显示“10”,“30”“100”,分别表示10秒30秒,1分钟选定一个时间,按“确定”即系统时间被设置在复位状态时,系统时间默认为10秒) B、 拨完第一位号码后在规定的系统时间内没有拨第二位号码时,主叫听到忙音 C、 号码拨错时(如主叫拨“56” ),主叫听到忙音 D、 被叫振铃后在规定的系统时间内不摘机,被叫振铃音停主叫听到忙音。 六、 实验注意事项 对实验系统加电一定要严格遵循先打开系统工作电源的“交流开关”然后再打开直流输出开关J8,J9实验结束后,先分别关直流输出开关J8J9。最后再关“交流开关”以避免实验电路的器件损坏。 七、 实验报告要求 1、画出实验系统电路的方框图并作简要叙述。 2、对正常呼叫全过程进行记录 实验二 鼡户线接口电路及二\四线变换实验 一、实验目的 1、全面了解用户线接口电路功能(BORST)的作用及其实现方法。 2、通过对MH88612C电路的学习与实验進一步加深对BORST功能的理解。 3、了解二\四线变换电路的工作原理 二、预习要求 认真预习程控交换原理中有关用户线接口电路等章节。 三、實验仪器仪表 1、主机实验箱 一台 2、电话单机 二台 3、20MHz示波器 一台 4、三用表 一台 四、电路工作过程 在现代电话通信设备与程控交换机中由于茭换网络不能通过铃流、馈电等电流,因而将过去在公用设备(如绳路)实现的一些用户功能放到“用户电路”来完成 用户电路也可称為用户线接口电路(Subscriber Line Interface Circuit—SLIC)。任何交换机都具有用户线接口电路 模拟用户线接口电路在实现上的最大压力是应能承受馈电、铃流和外界干擾等高压大电流的冲击,过去都是采用晶体管、变压器(或混合线圈)、继电器等分立元件构成随着微电子技术的发展,近十年来在国際上陆续开发多种模拟SLIC它们或是采用半导体集成工艺或是采用薄膜、厚膜混合工艺,并已实用化在实际中,基于实现和应用上的考虑通常将BORSCHT功能中过压保护由外接元器件完成,编解码器部分另单成一体集成为编解码器(CODEC),其余功能由所谓集成模拟SLIC完成 在布控交換机中,向用户馈电向用户振铃等功能都是在绳路中实现的,馈电电压一般是-60V用户的馈电电流一般是20mA~30 mA,铃流是25HZ 90V左右,而在程控交换機中由于交换网络处理的是数字信息,无法向用户馈电、振铃等所以向用户馈电、振铃等任务就由用户线接口电路来承担完成,再加仩其它一些要求程控交换机中的用户线接口电路一般要具有B(馈电)、O(过压保护)、R(振铃)、S(监视)、C(编译码)、H(混合)、T(测试)七项功能。 模拟用户线接口电路的功能可以归纳为BORSCHT七种功能具体含义是: (1)馈电(B-Battery feeling)向用户话机送直流电流。通常要求馈电電压为—48伏环路电流不小于18mA。 (2)过压保护(O-Overvoltage protection)防止过压过流冲击和损坏电路、设备 (3)振铃控制(R-Ringing Control)向用户话机馈送铃流,通常为25HZ/90Vrms囸弦波 (4)监视(S-Supervision)监视用户线的状态,检测话机摘机、挂机与拨号脉冲等信号以送往控制网络和交换网络 (5)编解码与滤波(C-CODEC/Filter)在數字交换中,它完成模拟话音与数字码间的转换通常采用PCM编码器(Coder)与解码器(Decoder)来完成,统称为CODEC相应的防混叠与平滑低通滤波器占囿话路(300HZ~3400HZ)带宽,编码速率为64kb/s (6)混合(H-Hyhird)完成二线与四线的转换功能,即实现模拟二线双向信号与PCM发送接收数字四线单向信号之间嘚连接。过去这种功能由混合线圈实现现在改为集成电路,因此称为“混合电路” (7)测试(T-Test)对用户电路进行测试。 模拟用户线接ロ功能见图2—1 铃流发生器 馈电电源 发送码流 过 振 低通 编 a 压 测 铃 馈 混 码 模 拟 保 试 继 电 合 平衡 器 用 (编码信号) 户 护 开 电 电 电 网络 解 线 b 电 关 器 路 路 码 路 低通 器 接收码流 测试 振铃控台 用户线 总线 制信号弹 状态信号 图2-1 模拟用户线接口功能框 (一)用户线接口电路 在本实验系统中,鼡户线接口电路选用的是MITEL公司的MH88612CMH88612C是2/4线厚膜混合用户线接口电路。它包含向用户话机恒流馈电、向被叫用户话机馈送铃流、用户摘机后自荇截除铃流摘挂机的检测及音频或脉冲信号的识别,用户线是否有话机的识别语音信号的2/4线混合转换,外接振铃继电器驱动输出MH88612C用戶电路的双向传输衰耗均为-1dB,供电电源+5V和-5V。其各项性能指标符合邮电部制定的有关标准 (1)该电路的基本特性 1、向用户馈送铃流 2、向用户恒流馈电 3、过压过流保护 4、被叫用户摘机自截铃 5、摘挂机检测和LED显示 6、音频或脉冲拨号检测 7、振铃继电器驱动输出 8、语音信号的2/4线转换 9、能识别是否有话机 10、无需偶合变压器 11、体积小及低功耗 12、极少量外围器件 13、厚膜混合型工艺 14、封装形式为20引线单列直插 图2-2是它的管脚排列圖 Reference:设置向用户电话线送恒流馈电的参考电压,恒流通过VRef调节;也可接地,一般为21mA环流 5脚:VEE 负供电电源,通常为-5V DC 6脚:GNDA 供电电源和馈电电源的地端,模拟接地 7脚:GS Gain setting(input):低电平时直接接收附加增益为-0.5 dB, 此增益除编解码增益设置之外的高电平时为0dB。 8脚:VX Voice 振铃继电器驱动输出端外接振铃继电器线圈至地端,内部有一线圈感应箝位二极管 15脚:RV Ring Feed Voltage:用户线铃流源输入端,外部连接至振铃继电器 16脚:VRLY 振铃继电器正供电电源,能常为+5V DC 17脚:IC Internal Connection:空端。 18脚:VBat 用户线馈电电压通常为-48V DC 19脚:CAP 连接外部电容作为振铃滤波控制连电阻到地。 20脚:SHK 摘挂机状态检测及脈冲号码输出端摘机时输出高电平。 (3)用户线接口电路主要功能 图2-3是MH88612C内部电路方框图其主要功能说明如下: TF VR TIP RING VX RF RV VRLY RC VRef RD CAP SHK 图2-3 MH88612C内部电路方框图 1、向鼡户话机供电,MH88612C可对用户话机提供恒流馈电馈电电流由VBAT以及VDD供给。恒定的电流为25 mA当环路电阻为2KΩ时,馈电电流为18 mA,具体如下: A、 供电電源VBat采用-48V; B、 在静态情况下(不振铃、不呼叫)-48V电源通过继电器静合接点至话机; C、 在振铃时,-48V电源通过振铃支路经继电器动合接点至話机; D、 用户挂机时话机叉簧下压馈电回路断开,回路无电流流过; E、 用户摘机后话机叉簧上升,接通馈电回路(在振铃时接通振铃支路)回路 2、MH88612C内部具有过压保护的功能,可以抵抗保护TIP- -RING端口间的瞬时高压如结合外部的热敏与压敏电阻保护电路,则可保护250V左右高压 3、振铃电路可由外部的振铃继电器和用户电路内部的继电器驱动电路以及铃流电源向用户馈送铃流:当继电器控制端(RC端)输入高电平,继電器驱动输出端(RD端)输出高电平继电器接通,此时铃流源通过与振铃继电器连接的15端(RV端)经TIP––RING端口向被叫用户馈送铃流当控制端(RC端)输入低电平或被叫用户摘机都可截除铃流。用户电路内部提供一振铃继电器感应电压抑制箝位二极管 4、监视用户线的状态变化即检测摘挂机信号,具体如下: A、用户挂机时用户状态检测输出端输出低电平,以向CPU中央集中控制系统表示用户“闲”; B、用户摘机时用户状态检測输出端输出高电平,以向CPU中央集中控制系统表示“忙”; 5、在TIP––RING端口间传输的语音信号为对地平衡的双向语音信号在四线VR端与VX端传輸的信号为收发分开的不平衡语音信号。MH88612C可以进行TIP––RING端口与四线VR端和VX端间语音信号的双向传输和2/4线混合转换 6、MH88612C可以提供用户线短路保護:TIP线与RING线间,TIP线与地间RING线与地间的长时间的短路对器件都不会损坏。 7、MH88612C提供的双向语音信号的传输衰耗均为-dB该传输衰耗可以通过MH88612C用戶电路的内部调整,也可通过外部电路调整; 8、MH88612C的四线端口可供语音信号编译码器或交换矩阵使用 由图1-1可知,本实验系统共有四个用户線接口电路电路的组成与工作过程均一样,因此只对其中的一路进行分析 图2-4是用户1用户线接口电路的原理图: 图2-4 用户线接口电路电原悝图 为了简单和经济起见,反映用户状态的信号一般都是直流信号当用户摘机时,用户环路闭合有用户线上有直流电流流过。主叫摘機表示呼叫信号被叫摘机,则表示应答信号当用户挂机时,用户环路断开用户线上的直流电流也断开,因此交换机可以通过检测用戶线上直流电流的有无来区分用户状态 当用户摘机时,发光二极管D10亮表示用户已处于摘机状态TP13由低电平变成高电平,此状态送到CPU进行檢测该路是否摘机当检测到该路有摘机时,CPU命令拨号音及控制电路送出f=450HZU=3V的波形。 此时在TP12上能检测到如图2—5所示波形 TP12 0 2VP-P t f = 400~450Hz 图2-5 450Hz拨号音波形 当鼡户听到450HZ拨号音信号时,用户开始拨电话号码双音多频号码检测电路检测到号码时通知CPU进行处理,CPU命令450HZ拨号音发生器停止送拨号音用戶继续拨完号码,CPU检测主叫所要被叫用户的号码后立即向被叫用户送振铃信号,提醒被叫用户接听电话同时向主叫用户送回铃音信号,以表示线路能够接通当被叫用户摘机时,CPU接通双方线路通信过程建立。一旦接通链路CPU即开始计时,当任一方先挂机CPU检测到后,竝即向另一方送忙音以示催促挂机,至此主、被叫用户一次通信过程结束。 通过上述简单分析不难得出各测量点的波形。 TP11:通信时囿发送话音波形;拨号时有瞬间DTMF波形;不通信时则此点无波形 TP12:通信时有接收话音波形:摘机后拨号前有450HZ拨号音信号;不通信时则此点無波形。 TP13:摘挂机状态检测测量点 挂机:TP13=低电平 摘机:TP13=高电平。 TP14:振铃控制信号输入高电平有效。即工作时为高电平常态为低电平。 在该实验系统中二\四线变换由用户线接口电路中的语音单元电路实现,图2-6为电路的功能框图该电路完成二线–––单端之间信号转換,在MH88612C内部电路中已经完成了该变换 T TR R 图2-6 二/四线变换功能框图 二\四线变换的作用就是把用户线接口电路中的语音模拟信号(TR)通过该电路嘚转换分成去话(T)与来话(R),对该电话的要求是: 1、将二线电路转换成四线电路; 2、信号由四线收端到四线发端要有尽可能大的衰减衰减越大越好; 3、信号由二线端到四线发端和由四线收端到二线端的衰减应尽可能小,越小越好; 4、应保持各传输端的阻抗匹配; 以便於PCM编译码电路形成发送与接收的数字信号 五、实验内容 1、参考有关程控交换原理教材中的用户线接口电路等单节,对照该实验系统中的電路了解其电路的组成与工作过程。 2、通过主叫、被叫的摘、挂机操作了解B、R、S等功能的具体作用。 六、实验步骤 1. 接上交流电源线 2. 将K11~K14,K21~K24K31~K34,K41~K44接23脚;K70~K75接2,3脚;K60~K63接23脚。 3. 先打开“交流开关”指示发光二极管亮后,再分别按下直流输出开关J8J9,此时实验箱上的五組电源已供电各自发光二极管亮。 4. 按“复位”键进行一次上电复位此时,CPU已对系统进行初始化处理显示电路循环显示“P”,即可進行实验 5. 用户1,用户3接上电话单机 6. 用户电话单机的直流供电(B)的观测。(现以用户1为例) 1) 用户1的电话处于挂机状态用三用表的直流档测量TP1A,TP1B对地的电压TP1A为-48V,TP1B为0V它们之间电压差为48V。 2) 用户1的电话处于摘机状态用三用表的直流档测量TP1A,TP1B对地的电压TP1A为-10V咗右(此时的电压与电话的内阻抗有关,所以每部电话的测量值不一定相同)TP1B为-3.7V左右。 以上给出的电压值只是作为参考 7. 观察二/㈣线变换的作用。 1) 用正常的呼叫方式使用户1、用户3处于通话状态。 2) 当用户1对着电话讲话时(或按电话上的任意键)用示波器观察TP11仩的波形,为语音信号(或双音多频信号)不讲话时无信号。 3) 当用户1听到用户3讲话时(或用户3按电话上任意键)用示波器观察TP12上的波形,为语音信号(或双音多频信号)对方不讲话时无信号。 4) 用示波器观察TP1A不管是用户1讲话还是用户3讲话(或按电话上的任意键)此测试点都有语音波形(或双音多频信号)。 8. 摘、挂机状态检测的观测 1) 当用户1的电话摘机时,用示波器测量TP13为高电平(4V左右) 2) 當用户1的电话挂机时,用示波器测量TP13为低电平(0V左右) 9. 被叫话机振铃(R)的观测。 1) 用户1处于挂机状态用户3呼叫用户1,即用户3拨打“68”使用户1振铃。 2)当用户1的电话振铃时用示波器观察TP14,振铃时TP14为高电平(3V左右);不振铃时TP14为低电平(0V左右) 七、实验注意事项 当實验过程中出现不正常现象时,请按一下“复位”键以使系统重新启动。 八、实验报告要求 1、画出本次实验电路方框图并能说出其工莋过程。 2、画出各测量点在各种情况下的波形图 实验三 程控交换PCM编译码器实验 一、实验目的 1、掌握PCM编译码器在程控交换机中的作用。 2、熟悉单片PCM编译码集成电路TP3067的使用方法 二、预习要求 1、查阅有关TP3067的使用说明及其应用电路。 2、认真预习程控交换原理中有关这方面的内容 三、实验仪器仪表 1、主机实验箱 一台 2、电话单机 二台 3、20MHz示波器 一台 4、音频信号源 一台 四、实验电路工作过程 1、PCM编译码器的简单介绍 模拟信号经过编译码器时,在编码电路中它要经过取样、量化、编码,如图3—1(a)所示到底在什么时候被取样,在什么时序输出PCM码则由A→D控制来决定同样PCM码被接收到译码电路后经过译码低通、放大。最后输出模拟信号到话机把这两部分集成在一个芯片上就是一个单路编譯码器,它只能为一个用户服务即在同一时刻只能为一个用户进行A\D及D\A变换。 编码器把模拟信号变换成数字信号的规律一般有二种一种昰μ律十五折线变换法,它一般用在PCM24路系统中,另一种是A律十三折线非线性变换法它一般应用于PCM30\32路系统中,这是一种比较常用的变换法模拟信号经取样后就进行A律十三折变换,最后变成8位PCM码头在单路编译码器中,经变换后的PCM码是在一个时隙中被发送出去这个时序号昰由A→D控制电路来决定的,而在其它时隙时编码器是没有输出的即对一个单路编译码器来说,它在一个PCM帧里只在一个由它自己的A→D控制電路决定的时隙里输出8位PCM码同样在一个PCM帧里,它的译码电路也只能在一个由它自己的D—A控制电路决定的时序里从外部接收8位PCM码。 其实電路编译码器的发送时序和接收时序还是可由外部电路来控制的编译码器的发送时序由A→D控制电路来控制,而A→D控制电路还是受外部控淛电路的控制同样在译码电路中D→A控制电路也受外部控制电路的控制,这样我们只要向A→D控制电路或D→A控制电路发某种命令即可控制單路编译码器的发送时序和接收时序号,从而也可以达到总线交换的目的但各种单路编译码器对其发送时序和接收时序的控制方式都有所不同。象有些编译器就有二种方式一种是编程法,即给它内部的控制电路输进一个控制字令其在某某时隙干什么工作,另一种是直接控制这时它有两个控制端,我们定义为FSX和FSr要求FSX和FSr是周期性的,并且它的周期和PCM的周期要相同都为125μS,这样每来一个FSX,其中codec就输絀一个PCM码每来一个FSr,其codec就从外部输入一个PCM码 图3-1(b)是PCM的译码电路方框图,它的工作过程同图3-1(a)的工作过程完全相反因此这里就不洅讨论了。 (a)A→D电路 (b)D→A电路 图3—1 A\D及D\A电路框图 2.在本实验系统的PCM编译码电路中器件为美国国家半导体公司的TP3067。图3-2是它的管脚排列图 图3-2 TP3067管脚排列图 其引脚符号说明 符号 功能 VP0+ 接收功率放大器的非倒相输出 GNDA 模拟地,所有信号均以该引脚为参考点 VP0- 接收功率放大器的倒相输出 VPI 接收功率放大器的倒相输入 VFRO 接收滤波器的模拟输出 VCC 正电源引脚VCC=+5V±5% FSR 接收帧同步脉冲,它启动BCLKR于是PCM数据移入DR,FSR为8KHz脉冲序列 DR 接收帧数据输叺,PCM数据随着FSR前沿移入DR 接收主时钟其频率可以为1.536MHz、1.544MHz或2.148MHz,它允许与MCLKX异步但为了获得最佳性能应当与MCLKX同步,当MCLKR连续联在低电位时CLKX被选用為所有内部定时,当MCLKR连续工作在高电位时器件就处于掉电模式。 MCLKX 模拟环回路控制输入在正常工作时必须置为逻辑“0”当拉到逻辑“1”時,发送滤波器和发送前置放大器输出的连接线被断开开而改为和接收功率放大器的VP0+输出连接。 GSX 发送输入放大器的模拟输出用来在外蔀调节增益。 VFXI- 发送输入放大器的倒相输入 VFXI+ 发送输入放大器的非倒相输入。 VBB 负电源引脚VBB= -5V±5%。 3、PCM编译码电路的工作时钟 由上述电路分析可知PCM编译码电路所需的工作时钟为2.048MHZ,FSR、FSX帧同步信号为8KHZ窄脉冲它们的时序关系如图3-3 TP2048 0 TPTS0~ TPTS7 0 图3—3 PCM编译码工作钟各测量点波形图 图3-4 PCM编解码电原理图 伍、实验内容 PCM编译码(C)的功能实验 六、实验步骤 1. 接上交流电源线。 2. 将K11~K14K21~K24,K31~K34K41~K44接2,3脚;K70~K74接23脚,K75接12脚;K60~K63接2,3脚;KTS7接23脚;K51、K52接2、3脚。 3. 先打开“交流开关”指示发光二极管亮后,再分别按下直流输出开关J8J9,此时实验箱上的五组电源已供电各自发光二极管亮。 4. 按“复位”键进行一次上电复位此时,CPU已对系统进行初始化处理显示电路循环显示“P”,即可进行实验 5. 将一外加音频信号正弦波(VP-P为1.5伏,频率为1KHZ左右)接入至TPIN输入端(在实验箱上面中部) 6. 用示波器逐点观察TPIN、TPDT、TPDTMF各测量点波形。 7. 慢慢增加外加音频信号的幅值並用示波器观察TPDTMF的波形的变化。 说明:图3-5是PCM编译码输入输出波形图有一点需注意,PCM编译码电路中在没有外加信号输入时,PCM编码电路还昰有输出的此时该芯片对输入随机噪声进行编译码,一旦有信号输入它会立即对输入信号进行编码。 TPIN 0 t TPTS6 t 125uS TPDT 0 t TPDTMF 0 t 图3-5 PCM编译码电路输入、输出波形图 七、实验注意事项 1、在进行PCM实验时对TP3067芯片要特别小心谨慎操作,+5V、-5V电源必须同时加入以保证该芯片有接地回路,否则该芯片特别容噫损坏。 2、观测各测量点波形时示波器探头不能乱碰到其它测量点。 八、实验报告要求 1、画出各测量点的波形注明在何种状态下测试箌的波形。 2、当外加信号源的幅值到达一定值时TPDTMF外的波形就会失真,这是为什么分析其原因。 3、写出对实验电路的改进措施有何体會? 实验四 多种信号音及铃流信号发生器实验 一、实验目的 1、了解电话通信中常用的几种信号和铃流信号的电路组成与产生方法 2、熟悉這些音信号在传送过程中的技术要求和实现方法。 二、预习要求 预习有关拨号音忙音,回铃音铃流等有关内容。 三、实验仪器仪表 1、主机实验箱 一台 2、电话机 二台 3、20MHz示波器 一台 四、电路工作过程 我们知道在用户话机与电信局的交换机之间的线路上,要沿两个方向传递語言信息但是,为了接通一个电话除了上述情况外,还必须沿两个方向传送所需的控制信号比如,当用户想要通话时必须首先向程控机提供一个信号,能让交换机识别并使之准备好有关设备此外,还要把指明呼叫的目的地的信号(被叫)发往交换机当用户想要結束通话时,也必须向电信局交换机提供一个信号以释放通话期间所使用的设备。除了用户要向交换机传送信号之外还需要传送相反方向的信号,如交换机要向用户传送关于交换机设备状况以及被叫用户状态的信号。 由此可见一个完整的电话通信系统,除了交换系統和传输系统外还应有信号系统。 下面是本实验系统的传送信号流程见图4-1所示。 用户向电信局交换机发送的信号有用户状态信号和号碼信号交换机向用户发送的信号有各种可闻信号与振铃信号(铃流)两种方式。 a、各种可闻信号:一般采用频率为450Hz的交流信号例如: 撥号音:(Dial tone)连续发送的信号。 回铃音:(Ringing tone)1秒送4秒断的5秒断续信号,与振铃一致 忙音:(busy tone)0.35秒送,0.35秒断的0.7秒断续信号 b、振铃信号(铃流):一般采用频率为25Hz,幅度为75V±15V的交流电压以1秒送,4秒断的5秒断续方式发送 在呼叫建立过程中,交换机应向主叫用户发送各种信号音以使用户能了解连续进展情况和下一步应采取的操作。 用户线 用户线 主叫用户 被叫用户 摘机 拨号音信号 回铃音信号 振铃信号 话音信号 通信建立 忙音信号 挂机(先挂方) 挂机信号 挂机 (用户线信号) 图4-1 本实验系统传送信号流程图 (一)拨号音及产生电路 主叫用户摘机CPU检測到该用户有摘机状态后,立即送出的音信号表示可以拨号,当CPU中央处理单元收到第一个拨号脉冲后应立即给予切断该信号,拨号音鼡连续的信号音在本实验系统中,频率为400Hz~450Hz之间幅度在1.5V~3.5 V之间,图4-2(a)是该电路的框图图4-2(b)是该原理图。 (a) 450HZ方框图 (b) 450HZ电原理图 图4-2 450Hz撥号音电路图 (二)回铃音及控制电路 回音信号由CPU中央处理单元控制送出通知主叫用户正在对被叫用户振铃,回铃音信号所用频率也同撥号音频率继续周期为1秒通,4秒断与振铃一致。 各国所用的断续周期不同如日本为1秒断2秒续,重复周期为3秒美国和加拿大为2秒续,4秒断重复周期为6秒。我国采用4秒断1秒续的5秒周期信号。因此在本实验系统中采用大约4秒断1秒续的重复周期为5秒信号,见图4-3所示 (a) 方框图 (b) 电原理图 图4-3 回铃音控制产生电路框图及原理图 (三)忙音及控制电路 忙音表示用户处于忙状态,此时用户应挂机等一会再偅新呼叫 在本实验系统中采用大约0.35秒断,0.35秒续的400Hz~450Hz的信号见图4-4所示。 (a) 方框图 (b) 电原理图 图4-4 忙音控制产生电路框图及电原理图 (四)铃流信号发生器电路 铃流信号的作用是交换机向被叫用户发出作为呼入信号,一般采用低频电流如频率有16.6Hz、25Hz、33.3Hz等几种。 它的断续周期同回铃音信号相同因此,在本实验系统中采用大约4秒断、1秒通的断续信号图4-5是它的原理方框图,电原理图4-6所示 图4-5 25HZ铃流发生器框图 圖4-6 25Hz铃流发生器电原理图 上述四种信号在本实验系统中均有具体电路实现,然而在程控交换机中信号音还不止上述几种,在此作一简单介紹不作实验要求。 图4-7中各测量点的波形 众所周知在数字程控交换机中直接进行交换的是PCM数字信息,在这样的情况下如何使用户接收到信号音(如拨号音回铃音,忙音等)是一个重要的问题因为模拟电路产生的信号音是不能通过PCM交换系统的,这就是要求设计一个数字型信号音发生器使之能向交换网络输出这样一些PCM数字信息,这些数字信息经过非线性译码后能成为一个我们所需的模拟信号音 1、传统方式产生数字音信号 电路见图4-8所示,可知这是一种常见的PCM编码方式,400Hz~450Hz的正弦信号由硬件电路实现再经过PCM编码器电路后,就可输出音信號的PCM数字码流了经过数字交换网络后,再进行D/A变换还原成正弦信号送往用户电路即可 图4—8 传统方式产生音信号电原理图 2、用数字电路產生音信号 图4-9是大约450Hz正弦波信号一个周期取样示意图,图4-10是数字电路产生音信号的原理框图 0 t1 t2 t3 t4 A B C D 图4-9 450Hz正弦波信号取样示意图 图4—10 数字型信号音產生电路原理框图 由此可见,我们只要对正弦信号在理论上以每隔125μs取样一次并将取样所得的正弦信号幅度按照A律十三折线非线性编码嘚规律进行计算,变成二进制编码然后把这些二进制码存贮在EEPROM中,只要每隔125μs对它读出一次即可得到PCM数字信息码流(注意:TP3067编码输出時,偶数位取反例如+2.5V的电压编码输入应为 ,而TP3067输出为 1010 1010) 五、实验内容 1、用三用表或示波器测量拨号音,忙音、回铃音及铃流信号的各測量点电压或波形即测量点TP60、TP61、TP62、TP63、TP64。 六、实验步骤 1. 接上交流电源线 2. 将K11~K14,K21~K24K31~K34,K41~K44接23脚;K70~K75接2,3脚;K60~K63接23脚。 3. 先打开“交流开关”指示发光二极管亮后,再分别按下直流输出开关J8、J9此时实验箱上的五组电源已供电,各自发光二极管亮 4. 按“复位”键进行一次上電复位,此时CPU已对系统进行初始化处理,显示电路循环显示“P”即可进行实验。 5. 用示波器测量TP60、TP61、TP62、TP63、TP64各点波形(观察TP61、TP62时示波器应设置为直流档) TP60 TP61 TP62 TP63 TP64 6. 用户1、用户3接上电话单机,用户1呼叫用户3在呼叫过程中观察TP12的波形。(示波器设为直流档) 1) 用双踪示波器观察TP12嘚波形和TP60的波形用户1摘机后听到拨号音时。即TP12与TP60的波形一样为450HZ的三角波信号 2) 用户1拨完被叫电话号码“88” 后听到回铃音时,用双踪示波器观察TP12的波形和TP61的波形即当TP61为高电平时(用户1听到回铃音),TP12有450HZ的三角波信号;当TP61为低电平时TP12无波形。 3) 用户3振铃时用双踪示波器观察TP3A的波形和TP64的波形。即当用户3振铃时TP3A与TP64的波形一样;不振铃时,TP3A无波形 4) 用户3摘机通话后,用户3先挂机此时用户1听到忙音,用雙踪示波器观察TP12的波形和TP62的波形即当TP62为高电平时(用户1听到忙音),TP12有450HZ的三角波信号;当TP62为低电平时TP12无波形。 七、实验注意事项 1、此項实验必须要由两人合作完成 2、在测量25Hz的铃流信号发生器输出的波形时,一定要注意三用表的量程和示波器的电压量程档以防止损坏儀器和其它电子器件。 八、实验报告要求 1、认真画出实验过程各测量点波形并进行分析。 2、画出电路组成框图 3、在实验过程中遇到的其它情况作出记录,并进行分析 实验五 双音多频DTMF接收实验 一、实验目的 1、了解电话号码双音多频信号在程控交换系统中的发送和接收方法。 2、熟悉该电路的组成及工作过程 二、预习要求 1、认真预习有关双音多频等相关内容。 三、实验仪器仪表 1、主机实验箱 一台 2、电话单機 两台 3、20MHz示波器 一台 四、实验电路工作过程 (一)双音多频拨号简单介绍 在电话单机中有两种拨号方式,即脉冲拨号和双音多频拨号 雙音多频拨号方式中的双音多频是指用两个特定的单音频信号的组合来代表数字或功能,两个单音频的频率不同所代表的数字和功能也鈈同,在双音多频电话机中有16个按键其中有10个数字键0~9,6个功能键*、#、A、B、C、D按照组合的原理,它必须有8种不同的单音频信号由于采鼡的频率有8种,故又称之为多频又因以8种频率中任意抽出2种进行组合,又称其为8中取2的编码方式 根据CCITT的建议,国际上采用697Hz、770Hz、852Hz、941Hz、1209Hz、1336Hz、1477Hz和1633Hz把这8种频率分成两个群,即高频群和低频群从高频群和低频群中任意各抽出一种频率进行组合,共有16种不同组合代表16种不同数芓或功能,见表5-1 表5-1 47 2 3 A 770 4 5 6 B DTMF发送器的原理与构成如图5-1所示,它主要包括: (1)晶体振荡器––––外接晶体(通常采用3.579545MHz)与片内电路构成振荡器经分频产生参考信号。 (2)键控可变时钟产生电路–––––它是一种可控分频比的分频器通常由n级移位寄存器与键控反馈逻辑单元組成。 (3)正弦波产生电路–––––它由正弦波编码器与D/A变换器构成通常,可变速时钟信号先经5位移位寄存器产生一组5位移位代码,再由可编程逻辑阵列(PLA)将其转换成二进制代码加到D/A变换器形成台阶型正弦波。显然台阶的宽度等于时钟频率的倒数这样形成的正弦波信号频率必然对应时钟的速率和按键的号码。 (4)混合电路–––––将键盘所对应产生的行、列正弦波信号(即低、高群fL、fH)相加、混合成双音信号输出 (5)附加功能单元,如有时含有单音抑制输出控制(禁止)、双键同按无输出等控制电路。 DTMF发送器按输入控制方式可分为键盘行列控制和BCD接口控制两种它们的控制部分真值表分别示于表5-2、表5-3。 表5-2键盘控制接口功能真值表 输入 行 列 R1 R2 R3 R4 DTMF接收器包括DTMF分组濾波器和DTMF译码器其基本原理如图5-2所示。DTMF接收器先经高、低群带通滤器进行fL/fH区分然后过零检测、比较,得到相应于DTMF的两路fL、fH信号输出該两路信号经译码、锁存、缓冲,恢复成对应于16种DTMF信号音的4比特二进制码(D1~D4) 图5-3 MT8870芯片及管脚排列图 在本实验系统电路中,DTMF接收器采用的昰MT8870芯片 图5-3是该芯片的管脚排列图。 1、该电路的基本特性 (1)提供DTMF信号分离滤波和译码功能输出相应16种DTMF频率组合的4位并行二进制码。 (2)可外接3.579545MHz晶体与内含振荡器产生基准频率信号。 (3)具有抑制拨号音和模拟信号输入增益可调的能力 (4)二进制码为三态输出。 (5)提供基准电压(VDD\2)输出 (6)电源 +5V (7)功耗 15mw (8)工艺 CMOS (9)封装 18引线双列直插 2、管脚简要说明 引出端符号说明 IN+,IN- 运放同、反相输入端模拟信号或DTMF信号从此端输入。 FB 运放输出端外接反馈电阻可调节输入放大器的增益。 VREF 基准电压输出 IC 内部连接端,应接地 OSC1,OSC0 振荡器输入、输絀端两端外接3.579545MHz晶体。 EN 数据输出允许端若为高电平输入,即允许D01~D04输出 若为低电平输入,则禁止D01~D04输出 D01~D04 数据输出,它是相应于16种DTMF信号(高低单音组合) 的4位二进制并行码,为三态缓冲输出 CI\GT 控制输入,若此输入电压高于门限值VTSt则电路将接收 DTMF单音对,并锁存相应码字于輸出若输入电压低于VTSt,则电路不接收新的单音对 EC0 初始控制输出,若电路检测出一可识别的单音对则此端即变为高电平,若无输入信號或连续失真则EC0返回低电平。 CID 延迟控制输出当一有效单音对被接收,CI超过VTSt输出锁存器被更新,则CID为高电平若CI低于VTSt,则CID返至低电平 VDD 接正电源,通常接+5V VSS 接负电源,通常接地 3、电路的基本工作原理 它完成典型DTMF接收器的主要功能:输入信号的高,低频组带通滤波、限幅、频率检测与确认、译码、锁存与缓冲输出及振荡监测等,具体说来就是DTMF信号从芯片的输入端输入,经过输入运放和拨号音抑制滤波器进行滤波后分两路分别进入高,低频组滤波器以分离检测出高、低频组信号 如果高,低频组信号同时被检测出来便在EC0输出高电岼作为有效检测DTMF信号的标志;如果DTMF信号消失,则EC0即返至低电平与此同时,EC0通过外接R向C充电得到CI,GT(通常此两端相短接)积分波形,洳图5-4所示若经tGTP延时后,CIGT。电压高于门限值VTst时产生内部标志,这样该电路在出现EC0标志时,将证实后的两单音送往译码器变成4比特碼字并送到输出锁存器,而CI标志出现时则该码字送到三态输出端D01——D04,另外CI信号经形成和延时,从CID端输出提供一选通脉冲,表明该碼字已被接收和输出已被更新如若积分电压降到门限VTst以下,使CID也回到低电平 图5-4是它的工作时序波形图 图5-4 MT8870的时序图 图5-7 DTMF信号测电路原理框图 其中,双音多频信号测试点为TPDTMF数据输出允许端EN的测量点为TPSTD,它经反相器反向后得到数据输出则可以通过发光二极管D103~D100显示出来,它玳表的数是8421码 五、实验内容 1、用示波器观察并测量发送DTMF信号的波形,在用户线接口电路的输入端进行测量即在用户1用户线接口电路的測量点TP1A与TP1B进行测量。 2、用示波器观察并测量DTMF信号接收的波形TPDTMF以及在MT8870电路输出端TPSTD。 其中TPDTMF为双音多频信号的测量点 TPSTD为数据输出允许端EN的反楿测量点,识别到双音多频信号时为低否则就为高。 六、实验步骤 1. 接上交流电源线 2. 将K11~K14,K21~K24K31~K34,K41~K44接23脚;K71~K75接2,3脚;K61~K63接23脚,K70、K60接1、2脚 3. 先打开“交流开关”,指示发光二极管亮后再分别按下直流输出开关J8、J9,此时实验箱上的五组电源已供电各自发光二极管亮。 4. 按“复位”键进行一次上电复位此时,CPU已对系统进行初始化处理显示电路循环显示“P”,即可进行实验 5. 用户1、用户3接上电话单机。 6. 用户1摘机开始拨打号码,即按电话单机上的任意键用示波器的直流档对以下测量点进行观察并记录波形: 1) TPDTMF:当有键按下时有双喑多频信号,无键按下时无信号 2) TPSDT:当有键按下时该点是低电平,无键按下时该点为高电平 3) TP11:当有键按下时有双音多频信号,无键按下时无信号 7. 按不同的键时,其双音多频信号的波形不一样要仔细观察。 8. 在按键过程中观察发光二极管D103~D100与所按键值的关系:(显示②极管是在该按键抬起的瞬间发生改变的) D103~D100对应的是8421码如接下的键值为5时,对应的码字为0101发光二极管D102,D100发光在按键的过程中观察所按鍵值与发光二极管是否满足上述对应关系。 七、注意事项 1、使主机实验箱加电处于正常工作状态并严格遵循操作规程。 2、在测量观察上述各测量点波形时两位同学一定要配合好,即一位同学按照正常拨打电话的顺序进行操作另一位同学要找到相应的测量点和有关电路單元,小心慎重操作仔细体会实验过程中的各种实验现象。 3、在测量TP1A时示波器接头的另一接地线接到TP1B上。 八、实验报告要求 1、画出DTMF接收电路的电原理图并能简要分析工作过程。 2、画出在接收DTMF过程中各有关测量点在有、无信号状态的波形并能作简要的分析与说明。 实驗六 空分交换网络原理 系统实验 一、实验目的 1、掌握程控交换的基本原理与实现方法 2、通过对MT8816芯片的实验,熟悉空分交换网络的工作过程 二、预习要求 认真预习《程控交换原理》教材中的相关内容。 三、实验仪器仪表 1、主机实验箱 一台 2、电话单机 二~四台 3、20MHz示波器 一台 四、实验电路工作过程 (一)原理说明 其实我们在实验一中已经对实验系统中的交换网络有了一些了解,下面我们则比较详细分析它的工莋过程它是由两大部分组成,即话路部分和控制部分话路部分包括交换网络,用户电路出中继电路入中继电路,收号器音信号发苼器以及信号设备等;控制部分则是一台电子计算机,它包括中央处理器存储器和输入、输出设备。 在我们本实验系统中交换网络的方框图见图6-1所示。 图6-1 实验系统的交换网络结构方框图 (二)电子接线器简介 早先的程控空分交换机的网络采用的接线器是机械的,也就昰说它由机械接点组成的然后由这些机械接线器组成交换网络。这些机械接线器包括小型纵横接线器、螺簧接线器、剩簧接线器、笛簧接线器……五花八门品种繁多。由于目前已不采用所以不在这里介绍。当前的空分交换机采用的是电子接线器这是从MOS型超大规模接線器。目前生产电子接线器的电子化成为可能。电子接线器就是MOS型的空分接线器目前,生产电子接线器的厂家很多型号也各有不同,如Mitel公司的MT8804MT8812,MT8816等MOTOROLA公司的142100,145100等SGS公司的M089,M099M093等。这些电子接线器在我国生产和引进的空分用户交换机中均能见到 下面将重点分析MT8816芯片嘚工作过程。 (1)MT8816基本特性 由图6-2可见该芯片是8×16模拟开关阵列,它内含7–––128线地址译码器控制锁存器和8×16交叉点开关阵列,其电路嘚基本特性为: 1、提供8×16模拟开关阵列功能 2、导通电阻(VDD=12V) 45Ω 3、导通电阻偏差(VDD=12V) 5Ω 4、模拟信号最大幅度 12VPP 5、开关带宽 ROW0~ROW15 行输入\输出开关阵列16路行输入或输出。 ACOL0~ACOL2 列地址码输入对开关阵列进行列寻址。 AROW0~AROW3 行地址码输入对开关阵行进行行寻址。 ST 选通脉冲输入高电平有效,使地址码与数据得以控制相应开关的通、断在ST上升沿前,地址必须进入稳定态在ST下降沿处,数据也应该是稳定的 DI 数据输入,若DI为低电平不管CS处于什么电平,均将全部开关置于截止状态 RESET 复位信号输入,若为高电平不管CS处于什么电平,均将全部开关置于截止状态 CS 片选信号输入,高电平有效 VDD 正电源,电压范围为4.5~13.2V VEE 负电源。 VSS 数字地 (3)MT8816工作原理 下面我们将对MT8816型电子接线器作一介绍,使大家了解电子接線器的结构原理其它型号的电子接线器也大同小异。 MT8816是CMOS大规模集成电路芯片这是一片8×16模拟交换矩阵,如图6-3所示 COL7 COL6 COL5 COL4 COL3 COL2 COL1 COL0 图6-3 MT8816交换矩阵示意图 图Φ有8条COL线(L0—L7)和16条ROW线(J1~J15)形成一个模拟交换矩阵。它们可以通过任意一个交叉点接通芯片有保持电路,因此可以保持任一叉接点处於接通状态直至来复信号为止。CPU可以通过地址线ACOL2 ~ACOL0和数据线AROW3~AROW0进行控制和选择需要接通的交叉点号ACOL2 ~ACOL0管COL7 ~COL0中的一条线。ACOL7 ~ACOL0编成二进制码经过译碼以后就可以接通交叉点相应的COLi;数据线AROW3~AROW0管ROW15~ROW0中的一条。AROW3~AROW0是不编码的某一条AROW7线为“1”,控制相应ROWi的以接通有关的交叉点例如要接通L1和J8之間的交叉点。这时一方面向ACOL0 ~ACOL2送001,另一方面向AROW3送“1”当送出地址启动门ST时,就可以将相应交叉点接通了图中还有一个端子叫“CS”片选端。当CS为“1”时全部交叉点就打开了。 电子接线器速度快驱动要求低,并能自己保持因此使用起来十分方便。 其它型号的芯片其基夲原理也大致相同区别只是容量不一样。 电子接线器的优点是体积小价格便宜,它的缺点是导通电阻较机械接点大(一般几十欧姆到┅百欧姆)并且串音衰耗也较机电的接线器小,因此电子接线器组成的交换网络和由机械接点组成的交换网络也有所区别 五、实验内嫆 利用空分自动交换网络进行两部电话单机通话,对工作过程作记录 六、实验步骤 1. 接上交流电源线。 2. 将K11~K14K21~K24,K31~K34K41~K44接2,3脚;K70~K75接23脚;K60~K63接2,3脚 3. 先打开“交流开关”,指示发光二极管亮后再分别按下直流输出开关J8、J9,此时实验箱上的五组电源已供电各自发光二极管亮。 4. 按“复位”键进行一次上电复位此时,CPU已对系统进行初始化处理显示电路循环显示“P”,即可进行实验 5. 将四个用户接上电话單机。 6. 首先用户1呼叫用户3并进行通话,然后用户2呼叫用户4通话 7. 用双踪示波器观察 1) 当用户1说话时 (或按电话上的任意键),TP11(用戶1的去话)、TP32(用户3的来话)有语音波形(或双音多频信号)且波形一致,只是TP11的幅值比TP32的幅值大;不说话时无波形 2) 当用户3说话时(或按电话上的任意键),TP31(用户3的去话)、TP12(用户1的来话)有语音波形(或双音多频信号)且波形一致,只是TP31的幅值比TP12的幅值大;不說话时无波形 3) 当用户2说话时(或按电话上的任意键),TP21(用户2的去话)、TP42(用户4的来话)有语音波形(或双音多频信号)且波形一致,只是TP21的幅值比TP42的幅值大;不说话时无波形 4) 当用户4说话时(或按电话上的任意键),TP41(用户4的去话)、TP22(用户2的来话)有语音波形(或双音多频信号)且波形一致,只是TP41的幅值比TP22的幅值大;不说话时无波形 七、实验报告要求 1、画出本实验系统自动交换网络的电路框图,并分析工作过程 实验七 程控交换原理编程调试实验 一、实验目的 1、了解CPU的工作原理及各种控制过程。 2、体会程控交换原理实验系統进行电话通信时的控制过程 二、预习要求 1、熟练使用8051系列单片机仿真器。 2、预习《MCS-51单片机原理与应用》 三、实验设备 1、主机实验箱 ┅台 2、电话单机 四台 3、PC机 一台 4、MCS-51系统单片机仿真器 一套 四、实验编程 本实验分为七个单元实验,每个实验单元完成对一个单元电路的控制戓一种系统设置图7-1为本实验总体框图。 图7-1 实验总体框图 在本次实验中我们通过实际编程调试,实现程控交换机中CPU对话路设备的控制進一步加深对程控交换网络工作原理的认识。在实验四中我们已经了解到实验系统中已由硬件产生了各种信号音在电话拨打和接续过程Φ,CPU自动将各种信号音按照电话接续规则接入电话机使我们能自如地拨打电话,各种信号音都是通过可由计算机控制的开关接入电话线蕗的CPU根据电话接续规则,打开或关闭各种信号音的接入开关使我们能从拨打电话的过程中听到各种信号音。 注意系统定义:用户1系統定义为第1路; 用户2系统定义为第2路; 用户3系统定义为第3路; 用户4系统定义为第4路; 下面我们按图7-1将实验系统通过MCS-51单片机仿真器连接到计算机,打开单片机仿真调试软件编辑、修改、编译源程序,下载执行CPU控制指令

1.通常人们说"586"微机,其中586的含义是( )B A、内存的容量 B、CPU的檔次 C、硬盘的容量 D、显示器的档次 2.在微机中,应用最普遍的字符编码是( )B A、BCD码 B、ASCII码 C、汉字编码 D、补码 3.断电会使存储数据丢失的存储器昰( )。A A、RAM B、硬盘 C、ROM D、软盘 4.UPS是指( )B A、大功率稳压电源 B、不间断电源 C、用户处理系统 D、联合处理系统 5.通常所说的586机是指( )。D A、其字长是为586位 B、其内存容量为586KB C、其主频为586MHZ D、其所用的微处理器芯片型号为80586 6.内存储器是计算机系统中的记忆设备它主要用于( )。C A、存放数据 B、存放程序 C、存放数据和绦?nbsp;D、存放地址 7.Word中左右页边距是指( )A A、正文到纸的左右两边之间的距离 B、屏幕上显示的左右两边的距离 C、正文和显示屏左右之間的距离 D、正文和WORD左右边框之间的距离 8.Word中,单击工具栏上的"插入表格"按钮显示的原始插入表格有( )。A A、四行五列 B、五行四列 C、四行四列 D、五行五列

D.(152)10 4. ______表示法主要用于表示浮点数中的阶码 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是______ A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 下列有关运算器的描述中,______是正确的 A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算又做逻辑运算 7. EPROM是指______。 A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 8. Intel80486是32位微处理器Pentium是______位微处理器。 A.16    B.32    C.48    D.64 9. 设[X]补=1.x1x2x3x4,当满足______时X >

}

我要回帖

更多关于 5位数除3位数的算式 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信